Читать учебное пособие по Отсутствует: "Проектирование процессора IBM совместимых команд" Страница 4
1.1 Функциональная организация ЭВМ Необходимо описать в пояснительной записке функциональную организацию проектируемой ЭВМ (или используемых процессоров, микроконтроллеров), способы адресации информации, форматы данных, команд и порядок выполнения операций, указанных в задании. Следует игнорировать все аспекты, связанные со средствами схемного контроля, защиты памяти, иерархии памяти, организации ввода-вывода. В пояснительной записке должны содержаться сведения, связанные с заданием на проектирование. .2 Разработка структурной схемы процессора и алгоритма функционирования Разрабатываемая структурная схема должна ориентироваться на выполнение трех (четырех) указанных в задании команд.
В процессе разработки структурной схемы необходимо выявить список микроопераций и логических условий, достаточный для реализации заданных команд. При выборе структурных решений, связанных с различными затратами оборудования и быстродействием, следует самостоятельно принимать и обосновывать компромиссные решения.
Структурная схема процессора разрабатывается и представляется с точностью до отдельного операционного элемента. На схеме указываются все управляющие и осведомительные сигналы. Нетривиальные решения обосновываются в пояснительной записке.
Алгоритмы выполнения отдельных команд должны быть представлены в виде функциональных микропрограмм и описаны в пояснительной записке. На основе схем алгоритмов на языке этих микропрограмм строится объединенная схема алгоритма функционирования процессора, изображаемая на чертеже соответствующего формата. Необходимо стремиться по возможности минимизировать схему алгоритма, для чего следует объединить одинаковые ветви микропрограмм отдельных команд.
Схема алгоритма должна описывать порядок функционирования процессора в терминах микроопераций и логических условий, необходимых для интерпретации функциональных операторов. Соответствующие материалы приводятся в пояснительной записке. .3 Синтез управляющего автомата с жесткой логикой В учебных целях автомат синтезируется для реализации части разработанной в проекте схемы алгоритма. Для синтеза автомата необходимо выбрать наиболее разветвленный участок этой схемы, имеющий один вход, единственный выход и число операторных вершин в пределах от 50 до 90. Для этого участка схему алгоритма необходимо интерпретировать в терминах управляющих и осведомительных сигналов.
Синтез автомата с жесткой логикой проводится интерпретационным методом. В пояснительной записке необходимо представить расчетные материалы по всем этапам синтеза автомата. В соответствии с ЕСКД вычерчивается схема автомата, для которой входными сигналами являются набор осведомительных сигналов {X}, сигнал B установки автомата в начальное состояние, запускающий сигнал Z, синхронизирующий сигнал C и выходные сигналы - набор управляющих сигналов {Y}, инициирующих отдельные микрооперации. Составляется функциональная схема управляющего автомата и выбирается элементная база для принципиальной схемы. Принципиальная схема вычерчивается на листах соответствующего формата.
Для синтезированного автомата рассчитываются затраты времени на формирование управляющих сигналов с учетом задержек сигналов на логических элементах
Похожие работы
Интересная статья: Быстрое написание курсовой работы

(Назад)
(Cкачать работу)