Читать курсовая по технологии машиностроения: "Управление рабочими механизмами" Страница 5

назад (Назад)скачать (Cкачать работу)

Функция "чтения" служит для ознакомления с работой. Разметка, таблицы и картинки документа могут отображаться неверно или не в полном объёме!

(функциональные аналоги 54F/74F, здесь F обозначает FAST – усовершенствованные ТТЛШ фирмы Fairchild);

– усовершенствованная микро мощная серия с диодами Шоттки К1533 (функциональный аналог SN54ALS/74ALS);

К числу основных электрических параметров, которые достаточно полно характеризуют все схемы ТТЛ – типа и позволяют сравнивать их между собой, относятся: быстродействие, потребляемая мощность, нагрузочная способность, помехоустойчивость и коэффициент объединения по входу. К этим параметрам следует добавить. К этим параметрам следует добавить так же величину логических уровней, так как они определяют возможность совместной работы микросхем разных серий. Эти уровни важно знать при сопряжении сигналов интегральных схем ТТЛ с сигналами других цифровых и аналоговых схем.

Логические элементы ТТЛ обладают большей нагрузочной способностью (Краз. = 10). Большие выходные и сравнительно невысокие входные токи способствуют хорошему согласованию схем между собой. Как правило, в состав серии ТТЛ включается схема с открытым коллекторным выходом и логический элемент с большим коэффициентом разветвления по выходу (повышенной нагрузочной способностью). Непосредственная, электрическая совместимость позволяет уменьшить число источников питания и исключает необходимость разработки специальных схем согласования уровней.

При разработке аппаратуры необходимо учитывать также предельно допустимые режимы эксплуатации интегральных схем, превышение которых может привести к выходу интегральной схемы из строя. 4. Выбор и обоснование принципиальной схемы устройства 4.1 Выбор и обоснование дешифратора адреса модуля Дешифратор адреса модуля обеспечивает формирование адресных управляющих сигналов, срабатывает на двенадцати разрядный код (160), подаваемый по шине адреса и выдаёт управляющий сигнал подключения модуля к шине данных. То есть разрешает прохождение сигнала «запись».

На вход подаётся двенадцати разрядный параллельный код с шины адреса. Значит, дешифратор должен иметь двенадцать входов и четыре тысячи девяносто шесть выходов. Так как такого дешифратора не существует, будем строить его на логических элементах, причём все элементы должны быть одной серии.

Адрес модуля – 154. Переводим в двоичную систему счисления: 000010011010, где А15 – старший разряд, А4 – младший разряд.

Для подключения логической единицы будем использовать заглавный элемент «И-НЕ», а для подключения логического нуля – «ИЛИ-НЕ». Реальная схема адреса модуля приведена на рисунке 2.

23112111097631854222&D1.21D2.31D2.21D2.1&D1.13412А401А512А603А714А815А906А1007А1118А1209А13010А14011А15012А502А502А502А502

4.2 Выбор и обоснование шинного формирователя В серии К1533 существуют следующие разновидности формирователя:

К1533АП1 –

К1533АП3 – Два четырехканальных формирователя с тремя состояниями на выходе с инверсией сигнала и с инверсным управлением.

К1533АП4 – Два четырехканальных формирователя с тремя состояниями на выходе с прямым и инверсным управлением.

К1533АП5 – Два четырехканальных формирователя с тремя состояниями на выходе с инверсным управлением.

К1533АП6 – Восьмиканальный двунаправленный формирователь с тремя состояниями.

К1533АП14 – Восьмиканальный формирователь с тремя состояниями на выходе.

К1533АП9 – Восьмиканальный двунаправленный формирователь с


Интересная статья: Быстрое написание курсовой работы